Processeur principal TMR Invensys Triconex MP3101
Description
Fabrication | Invensys Triconex |
Modèle | Processeur principal TMR |
Informations de commande | MP3101 |
Catalogue | Système Tricon |
Description | Processeur principal TMR Invensys Triconex MP3101 |
Origine | États-Unis (US) |
Code SH | 85389091 |
Dimension | 16cm*16cm*12cm |
Poids | 0,8 kg |
Détails
Modules de processeur principaux
Les processeurs principaux modèle 3008 sont disponibles pour les systèmes Tricon v9.6 et versions ultérieures. Pour des spécifications détaillées, consultez le Guide de planification et d'installation des systèmes Tricon.
Trois MP doivent être installés dans le châssis principal de chaque système Tricon. Chaque MP communique indépendamment avec son sous-système d'E/S et exécute le programme de contrôle écrit par l'utilisateur.
Séquence d'événements (SOE) et synchronisation temporelle
À chaque analyse, les MP inspectent les variables discrètes désignées pour détecter les changements d'état, appelés événements. Lorsqu'un événement se produit, les MP enregistrent l'état actuel de la variable et l'horodatage dans la mémoire tampon d'un bloc SOE.
Si plusieurs systèmes Tricon sont connectés via des NCM, la fonction de synchronisation temporelle garantit une base de temps cohérente pour un horodatage SOE efficace. Voir page 70 pour plus d'informations.
Diagnostic
Des diagnostics complets valident l'état de chaque MP, module d'E/S et canal de communication. Les défauts transitoires sont enregistrés et masqués par le circuit de vote majoritaire matériel.
Les défauts persistants sont diagnostiqués et le module défectueux est remplacé à chaud. Les diagnostics MP effectuent les tâches suivantes :
• Vérifier la mémoire à programme fixe et la RAM statique